CORE-X v1 » Historie » Verze 5
  Jednatel J.H., 2018-10-01 12:01 
  
| 1 | 5 | Jednatel J.H. | h1(#top). CORE - AVR XMEGA A1U [[CORE-X_v1|DKE-CORE-X]]  | 
|---|---|---|---|
| 2 | |||
| 3 | 1 | Jednatel J.H. | {{>toc}} | 
| 4 | 3 | Jednatel J.H. | |
| 5 | 1 | Jednatel J.H. | |
| 6 | [[PAC]] s mikrokontrolérem "ATXMEGA128":www.microchip.com/mymicrochip/filehandler.aspx?ddocname=en598049 rodiny "AVR®":http://www.microchip.com/design-centers/8-bit/avr-mcus RISC architektury od firmy "MICROCHIP®":http://www.microchip.com/ je pokročilý programovatelný automatizační počítač určený pro zapojení do základní desky [[DKE]] systému, nebo jako samostatný miniaturní programovatelný modul.  | 
||
| 7 | |||
| 8 | Mezi hlavní klady architektury XMEGA patří velká výbava periferiemi, vysoký výkon díky maximálnímu taktu 32MHz při současně nízké spotřebě. Ta dosahuje v  | 
||
| 9 | aktivním módu maximálně 72 mW. Vykonání jedné instrukce v jednom hodinovém cyklu.  | 
||
| 10 | |||
| 11 | 4 | Jednatel J.H. | !{height:200px}dke-core-x_ver1_frontBack.png! !{height:200px}dke-core-x_ver1_pcbf.png! | 
| 12 | 3 | Jednatel J.H. | _Obr.1. [[CORE-X_v1|CORE-X]] ze přední a zadní strana desky plošných spojů. Obr.2. Znázornění propojení ATXMEGA128 a desky [[CORE-X_v1|CORE-X]]._  | 
| 13 | 1 | Jednatel J.H. | |
| 14 | ------------------------------------------------------------------------  | 
||
| 15 | |||
| 16 | h2(#app). 1. Aplikace  | 
||
| 17 | |||
| 18 | * Jádro základní desky systému DKE.  | 
||
| 19 | * Vývojový kit nebo vývojová desko pro čip ATXMEGA128.  | 
||
| 20 | * Jádro řízení mechatronických, kybernetických, robotických, automatizačních systémů.  | 
||
| 21 | * Jádro inteligentní domácnosti.  | 
||
| 22 | * Jádro zabezpečovacích systémů.  | 
||
| 23 | * Jádro inteligentních senzorových systémů.  | 
||
| 24 | |||
| 25 | 3 | Jednatel J.H. | [[CORE-X_v1|CORE-X]] je dodáván v předprogramovaných variantách a úpravách dle konkrétních potřeb navrhovaného zařízení.  | 
| 26 | 1 | Jednatel J.H. | |
| 27 | -------------------------------------------------------------  | 
||
| 28 | |||
| 29 | h2(#spec). 2. Technická specifikace  | 
||
| 30 | |||
| 31 | 2 | Jednatel J.H. | "ATXMEGA128":https://www.microchip.com/wwwproducts/en/ATxmega128A1U nabízí množství užitečných vlastí:  | 
| 32 | 1 | Jednatel J.H. | * 128 Kbyte paměti flash,  | 
| 33 | * 2 Kbyte EEPROM,  | 
||
| 34 | * 8 Kbyte SRAM,  | 
||
| 35 | * rozhraní JTAG a PDI,  | 
||
| 36 | * DMA pro přímí přístup do paměti s moţností externí komunikace,  | 
||
| 37 | * osm kanálů Event System pro předávání události mezi periferiemi,  | 
||
| 38 | * osm 16-ti bitových časovačů,  | 
||
| 39 | * 16-ti bitový čítač reálného času s odděleným oscilátorem,  | 
||
| 40 | * modul kryptovacích mechanizmů AES a DES,  | 
||
| 41 | * dva osmikanálové analogově digitální převodníky s rozlišením 12 bitů,  | 
||
| 42 | * dva dvoukanálové digitálně analogové převodníky s rozlišením 12 bitů,  | 
||
| 43 | * interně i externě nastavitelné hodiny za pomocí PLL a předděliček,  | 
||
| 44 | * víceúrovňový systém pro obsluhu přerušení.  | 
||
| 45 | 2 | Jednatel J.H. | |
| 46 | !{height:100px}https://www.microchip.com/_images/ics/medium-ATxmega128A1U-TQFP-100.png! !{height:100px}https://ok2jnj.ok2kld.cz/ok2jnj/wp-content/uploads/2016/04/ATxmega128A1U.png! | 
||
| 47 | 1 | Jednatel J.H. | |
| 48 | 3 | Jednatel J.H. | [[CORE-X_v1|CORE-X]]:  | 
| 49 | 1 | Jednatel J.H. | * spojuje napájecí piny do jednoho páru,  | 
| 50 | * stabilizuje napájecí napětí filtračním kondenzátorem,  | 
||
| 51 | * má osazen filtr pro ADC napájení,  | 
||
| 52 | * nabízí 3 28 pinové svorkovnice s 78 programovatelnými I/O piny,  | 
||
| 53 | * 4 montážní otvory pro M2 šrouby.  | 
||
| 54 | |||
| 55 | -------------------------------------------------------------  | 
||
| 56 | |||
| 57 | h2(#description). 3. Popis modulu  | 
||
| 58 | |||
| 59 | h3. 3.1. Vstupně-výstupní porty  | 
||
| 60 | |||
| 61 | Vstupně-výstupní porty se liší podle provedení mikrokontroléru. U AVR ATXMEGA128 je devět portů po osmi pinech, jeden port se čtyřmi piny a jeden  | 
||
| 62 | s dvěma piny. Celkem tudíž 78 vstupně / výstupních pinů, 20 napájecích pinů, jeden pin pro PDI a jeden pin pro RESET. Tyto porty zajišťují komunikaci s okolím. Ke každému portu jsou přiřazeny 4 registry, které nám usnadňují práci s porty.  | 
||
| 63 | |||
| 64 | * *DIR* – Tento registr určuje směr toku dat pro jednotlivé piny portu. Je-li bit nastaven na log.1, bude pin konfigurován jako výstupní, kdyţ bude zapsána log.0, bude pin vstupní.  | 
||
| 65 | * *DIRSET* – Registr může být použit namísto registru DIR. Při čtení tohoto registru bude vrácena hodnota DIR.  | 
||
| 66 | * *DIRCLR* – registr lze použít k vynulování bitů. Zápisem budou smazány příslušné bity v DIR. Při čtení registru bude vrácena hodnota v DIR.  | 
||
| 67 | * *DIRTGL* – registr lze použít k nastavení bitů. Zápisem budou nastaveny příslušné bity v DIR. Při čtení bude vrácena hodnota v DIR.  | 
||
| 68 | * *OUT* – hodnota registru bude nastavena na pinech portu, když je port prostřednictvím registru DIR nastaven jako výstupní. K registru OUT přísluší virtuální registry OUTSET, OUTCLR, OUTTGL.  | 
||
| 69 | * *IN* – registr pro čtení dat z portu.  | 
||
| 70 | * *INTCTRL* – registr ovládá přerušení. Jsou využity bity 0 a 1 pro INT0. Bity 2 a 3 ovládají přerušení INT1  | 
||
| 71 | * *INT0MASK* – Bity registru jsou použity pro maskování, které piny budou použity jako zdroje přerušení INT0. Pro každý pin rozhoduje PINCTRL registr.  | 
||
| 72 | * *INT1MASK* – Bity registru jsou použity pro maskování, které piny budou použity jako zdroje přerušení INT1. Pro každý pin rozhoduje PINCTRL registr.  | 
||
| 73 | * *PINnCTRL* - Registr ovládá vlastnosti jednoho pinu v portu. Takže ke každému portu je přiřazeno osm těchto registrů:  | 
||
| 74 | ** Bit 7 – SRLEN: nastavením bitu omezíme rychlost přeběhu na pin n.  | 
||
| 75 | ** Bit 6 – INVEN: invertuje vstup a výstup dat na pin n.  | 
||
| 76 | ** Bit 5 : 3 – OPC: Output/pull konfigurace pinu n.  | 
||
| 77 | ** Bit 2 : 0 – ISC: Nastavuje vstup a konfiguraci pinu podle tabulky.  | 
||
| 78 | * Ke každému portu se rovněž váže alternativní funkce (analogově-digitální převod, přerušení, pulzně-šířkovou modulaci, čítač,...) Další informace jsou uvedeny v pramenu.  | 
||
| 79 | |||
| 80 | ------------------------------------------------------------------------  | 
||
| 81 | |||
| 82 | h2(#sw). 4. Softwarová specifikace  | 
||
| 83 | |||
| 84 | Základní, [[pk|výrobcem]] instalovaná aplikace je [[AMMI_v3|AMMI]].  | 
||
| 85 | |||
| 86 | Uživatel modulu může přeprogramovat jádro [[PAC-AT90_v3|PAC-AT90]] tedy nahradit [[AMMI_v3|AMMI]] firmware (FW) svojí aplikací.  | 
||
| 87 | |||
| 88 | 3 | Jednatel J.H. | Pro přehrání FW je nutné propojit počítač (PC) a [[CORE-X_v1|CORE-X]] modul. Propojení se provede USB-A / PKE-CORE-USB kabelem. Na straně PC je USB-A protokol 2.0 a vyšší a na straně [[CORE-X_v1|CORE-X]] je 28 pinový IDC konektor. Na straně PC musí být nainstalován software pro práci s Microchip AVR mikropočítačem ATXMEGA1281U (FLIP, DFU).  | 
| 89 | 1 | Jednatel J.H. | |
| 90 | -------------------------------------------------------------  | 
||
| 91 | |||
| 92 | 3 | Jednatel J.H. | h2(#guide). 5. Průvodce instalací, používáním a údržbou [[CORE-X_v1|CORE-X]]  | 
| 93 | 1 | Jednatel J.H. | |
| 94 | ------------------------------------------------------------------------  | 
||
| 95 | |||
| 96 | h2(#dev). 6. Vývojové informace  | 
||
| 97 | |||
| 98 | Vývojové informace mohou procházet uživatelé s bezpečnostní prověrkou reportér a vyšší.  | 
||
| 99 | |||
| 100 | # Aktuální hlavní vývojová verze: [[versions|dke-3.x]]  | 
||
| 101 | # Developments Issue: #1589  | 
||
| 102 | |||
| 103 | -------------------------------------------------------------  | 
||
| 104 | |||
| 105 | h2(#atch). 7. Přílohy  |